集成电路设计基础(华中科技大学) 中国大学mooc慕课答案2024版 m39793
第一部分 课程概论 第一部分第一次测验
1、 题1-1-1 中国高端芯片联盟正式成立时间是: 。
答案: 2016年7月
2、 题1-1-2 如下不是集成电路产业特性的是: 。
答案: 低风险
3、 题1-1-3 摩尔定律是指集成电路上可容纳的晶体管数目,约每隔: 个月便会增加一倍,性能也将提升一倍。
答案: 18
4、 题1-1-4 摩尔定律之后,集成电路发展有三条主线,以下不是集成电路发展主线的是: 。
答案: SoC
5、 题1-1-5 单个芯片上集成约50万个器件,按照规模划分,该芯片为: 。
答案: VLSI
6、 题1-1-6 年发明了世界上第一个点接触型晶体管。
答案: 1947
7、 题1-1-7 年发明了世界上第一块集成电路。
答案: 1958
8、 题1-1-8 FinFET等多种新结构器件的发明人是: 。
答案: 胡正明
9、 题1-1-9 集成电路代工产业的缔造者: 。
答案: 张忠谋
10、 题1-1-10 世界第一块集成电路发明者: 。
答案: 基尔比
第二部分半导体器件物理基础 第二部分第一次测验
1、 MOS管一旦出现 现象,此时的MOS管将进入饱和区。
答案: 夹断
2、 MOS管从不导通到导通过程中,最先出现的是 。
答案: 耗尽
3、 在CMOS模拟集成电路设计中,我们一般让MOS管工作在 区。
答案: 饱和区
4、 PMOS管的导电沟道中依靠 导电。
答案: 空穴
5、 载流子沟道在栅氧层下形成 ,源和漏之间“导通”。
答案: 反型层
6、 下图中的MOS管工作在 区(假定Vth=0.7V)。
答案: 饱和区
7、 在NMOS中,若, 会使阈值电压 。
答案: 增大
8、 题2-1-8、如果MOS管的栅源过驱动电压给定,L越 ,输出电流越理想。
答案: 大
9、 表征了MOS器件的灵敏度,即检测输入电压转换为输出电流的能力。
答案:
10、 MOS管的小信号输出电阻是由MOS管的 效应产生的。
答案: 沟长调制
第二部分半导体器件物理基础 第二部分第二次测试
1、 MOS管中相对最大的寄生电容是 。
答案: 栅极氧化层电容
2、 工作在 区的MOS管,其跨导是恒定值。
答案: 饱和
3、 下列说法正确的是 。
答案: MOS器件中存在多个寄生电容,在不同频率下,器件的工作特性有较大差异。
4、 一个MOS管的本征增益表述错误的是 。
答案: 与MOS管电流无关
5、 下图中的MOS管工作在 区(假定Vth=0.7V)。
答案: 饱和区
6、 工作在饱和区的MOS管,可以被看作是一个 。
答案: 电压控制电流源
7、 MOS管的小信号模型中,体现沟长调制效应的参数是()。
答案:
8、 模拟集成电路设计中可使用大信号分析方法的是()。
答案: 输出摆幅
9、 模拟集成电路设计中可使用小信号分析方法的是 。
答案: 增益
10、 画小信号等效电路时,恒定电流源视为 。
答案: 开路
第三部分 集成电路制造工艺及版图 第三部分第一次测验
1、 以下不是半导体材料的是: 。
答案: C
2、 以下不是集成电路制造工艺特点的是:
答案: 低精度
3、 体现集成电路工艺技术水平的关键技术指标是: 。
答案: A、特征尺寸
4、 以下不是光刻系统的主要指标的是: 。
答案: 晶圆直径
5、 在光学曝光中,由于掩膜版的位置不同,又分为接触式曝光,接近式曝光和:
答案: 投影式曝光
6、 下列有关集成电路发展趋势的描述中,不正确的是 。
答案: 晶圆尺寸越来越小
7、 刻蚀是用化学方法或物理方法有选择地从硅片表面去除不需要材料的工艺过程,其基本目标是: 。
答案: B. 在涂胶的硅片上正确地复制掩膜图形
8、 以下不是影响刻蚀质量的主要因素是: 。
答案: 刻蚀槽的高度
9、 集成电路制造工艺中对刻蚀的要求包括:能得到想要的形状(斜面还是垂直图形);过腐蚀最小(一般要求过腐蚀10%,以保证整片刻蚀完全); ;均匀性和重复性好;表面损伤小和清洁、经济、安全等。
答案: 选择性好
10、 与湿法腐蚀比较,以下是干法刻蚀的优点是: 。
答案: 保真度好,图形分辨率高;
11、 以下不是半导体材料的是 。
答案: C
12、 以下不是集成电路制造工艺特点的是 。
答案: 低精度
13、 体现集成电路工艺技术水平的关键技术指标是 。
答案: 特征尺寸
14、 以下不是光刻系统的主要指标的是 。
答案: 晶圆直径
15、 下列有关集成电路发展趋势的描述中,不正确的是 。
答案: 晶圆尺寸越来越小
16、 在光学曝光中,由于掩膜版的位置不同,又分为接触式曝光,接近式曝光和 。
答案: 投影式曝光
17、 刻蚀是用化学方法或物理方法有选择地从硅片表面去除不需要材料的工艺过程,其基本目标是 。
答案: 在涂胶的硅片上正确地复制掩膜图形
18、 以下不是影响刻蚀质量的主要因素是 。
答案: 刻蚀槽的高度
19、 集成电路制造工艺中对刻蚀的要求包括:能得到想要的形状(斜面还是垂直图形);过腐蚀最小(一般要求过腐蚀10%,以保证整片刻蚀完全); ;均匀性和重复性好;表面损伤小和清洁、经济、安全等。
答案: 选择性好
20、 与湿法腐蚀比较,以下是干法刻蚀的优点是 。
答案: 保真度好,图形分辨率高;
第三部分 集成电路制造工艺及版图 第三部分第二次测验
1、 通过定域、定量扩散掺杂,不能实现的目的是: 。
答案: 形成隔离
2、 固相扩散是通过微观粒子一系列随机跳跃来实现的,主要有三种方式。如下不是固相扩散方式的是: 。
答案: 热运动
3、 以下不是扩散工艺的重要参数是: 。
答案: 杂质类型
4、 两步工艺分为预淀积(预扩散)、再分布(主扩散)两步。预淀积是惰性气氛下的 。
答案: 恒定源扩散
5、 根据扩散源的不同,有三种不同扩散工艺,以下不是的是 。
答案: 替位式扩散
6、 因为离子注入所引起的简单或复杂的缺陷统称为 。
答案: 晶格损伤
7、 以下不是离子注入特点的是 。
答案: C、不会产生缺陷甚至非晶化
8、 以下不是集成电路制造工艺中离子注入用途的是 。
答案: 形成互连
9、 以下不是化学气相沉积工艺所能完成的是 。
答案: 器件隔离结构
10、 以下不是化学气相沉积工艺所成薄膜质量指标的是 。
答案: 薄膜宽度
11、 以下是物理气相沉积工艺的是 。
答案: 真空蒸发
12、 以下是物理气相沉积工艺中真空蒸镀法的缺点是 。
答案: 工艺重复性不够理想
13、 通过定域、定量扩散掺杂,不能实现的目的是 。
答案: 形成隔离
14、 固相扩散是通过微观粒子一系列随机跳跃来实现的,主要有三种方式。如下不是固相扩散方式的是: 。
答案: 热运动
15、 以下不是扩散工艺的重要参数是 。
答案: 杂质类型
16、 两步工艺分为预淀积(预扩散)、再分布(主扩散)两步。预淀积是惰性气氛下的 。
答案: 恒定源扩散
17、 根据扩散源的不同,有三种不同扩散工艺,以下不是的是 。
答案: 替位式扩散
18、 因为离子注入所引起的简单或复杂的缺陷统称为 。
答案: 晶格损伤
19、 以下不是离子注入特点的是 。
答案: 不会产生缺陷甚至非晶化
20、 以下不是集成电路制造工艺中离子注入用途的是 。
答案: 形成互连
21、 以下不是化学气相沉积工艺所能完成的是 。
答案: 器件隔离结构
22、 以下不是化学气相沉积工艺所成薄膜质量指标的是 。
答案: 薄膜宽度
23、 以下是物理气相沉积工艺的是 。
答案: 真空蒸发
24、 以下是物理气相沉积工艺中真空蒸镀法的缺点是 。
答案: 工艺重复性不够理想
下方是付费阅读内容:本平台商品均为虚拟商品,无法用作二次销售,不支持退换货,请在购买前确认您需要购买的资料准确无误后再购买,望知悉!
完整答案需点击上方按钮支付5元购买,所有答案均为章节测试答案,购买后上方矩形框将出现已付费的隐藏内容。
,
第三部分 集成电路制造工艺及版图 第三部分第三次测验
1、 集成电路制造工艺中,不能制备二氧化硅薄膜的方法是: 。
答案: 热扩散
2、 以下对集成电路版图设计中几何设计规则描述不正确的是: 。
答案: 几何设计规则是分析计算的依据
3、 集成电路制造工艺中,二氧化硅膜不能用于: 。
答案: 源漏极
4、 集成电路制造工艺中,以下不是热氧化方法的是: 。
答案: 离子氧化
5、 集成电路制造工艺中,以下对氧化速率没有影响的因素是: 。
答案: 厚度
6、 集成电路设计及制造中,版图(Layout)与掩膜(Mask)的关系是: 。
答案: 根据版图提供的信息来制造掩膜
7、 以下集成电路版图(Layout)设计技术及方法,不正确的是: 。
答案: 电路中较长的走线,不需要考虑到电阻效应
8、 以下不是版图验证的流程是: 。
答案: P&R
9、 集成电路版图设计规则(Design Rules)文件是由 制定提供的。
答案: Foundry(集成电路制造公司)
10、 集成电路版图设计规则(Design Rules)没有提供的规则是: 。
答案: 掺杂浓度
11、 集成电路版图设计中不是MOS管的可变参数是: 。
答案: 氧化层厚度
12、 集成电路制造工艺中,不能制备二氧化硅薄膜的方法是 。
答案: 热扩散
13、 以下对集成电路版图设计中几何设计规则描述不正确的是 。
答案: 几何设计规则是分析计算的依据
14、 集成电路制造工艺中,二氧化硅膜不能用于 。
答案: 源漏极
15、 集成电路制造工艺中,以下不是热氧化方法的是 。
答案: 离子氧化
16、 集成电路制造工艺中,以下对氧化速率没有影响的因素是 。
答案: 厚度
17、 集成电路设计及制造中,版图(Layout)与掩膜(Mask)的关系是 。
答案: 根据版图提供的信息来制造掩膜
18、 以下集成电路版图(Layout)设计技术及方法,不正确的是 。
答案: 电路中较长的走线,不需要考虑到电阻效应
19、 以下不是版图验证的流程是 。
答案: P&R
20、 集成电路版图设计规则(Design Rules)文件是由 制定提供的。
答案: Foundry(集成电路制造公司)
21、 集成电路版图设计规则(Design Rules)没有提供的规则是 。
答案: 掺杂浓度
22、 集成电路版图设计中不是MOS管的可变参数是 。
答案: 氧化层厚度
第四部分 模拟集成电路设计基础 第四单元第一次测验
1、 题4-1-1、随着微电子工艺水平提高, 特征尺寸不断减小, 这时电路的工作电压通常会() 。
答案: 不断降低
2、 题4-1-2、在当今的集成电路制造工艺中,()工艺制造的IC最容易实现尺寸的按比例缩小。
答案: CMOS
3、 题4-1-3、最常见的集成电路通常采用()工艺制造。
答案: CMOS
4、 题4-1-4、电阻负载共源级放大器中,下列措施不能提高放大器小信号增益的是()。
答案: 增大器件的沟道长度L
5、 题4-1-5、下面几种电路中增益线性度最好的是()。
答案: 二极管负载共源级放大器
6、 题4-1-6、下面放大器的增益错误的是()。
答案:
7、 题4-1-7、下图中的为()。
答案:
8、 题4-1-8、不能确定输出直流电压的共源极放大器是()的共源极放大器。
答案: 电流源负载
9、 题4-1-9、下面放大器的小信号增益为()。
答案:
10、 题4-1-10、下面放大器的小信号增益为()。
答案:
第四部分 模拟集成电路设计基础 第四单元第二次测验
1、 题4-2-1、源极跟随器通常不能用作()。
答案: 放大器
2、 题4-2-2、小信号输出电阻相对最小的放大器是()。
答案: 源级跟随器
3、 题4-2-3、电流源可以起一个电阻的作用,而且不消耗()的电压余度。
答案: 过高
4、 题4-2-4、下图电路中,源极跟随器的作用是()。
答案: 输出缓冲
5、 题4-2-5、小信号输入电阻最小的放大器是()。
答案: 共栅级放大器
6、 题4-2-6、P衬N阱CMOS工艺中,Cascode放大器中两个尺寸相同且均工作在饱和区的NMOS管具有不相同的( )。
答案:
7、 题4-2-7、共源共栅放大器结构的一个重要特性就是输出阻抗()。
答案: 很高
8、 题4-2-8、下图放大电路的小信号增益为()。
答案:
9、 题4-2-9、图中元器件和电压均相同时,下面两个电路的增益关系是()。
答案: 左边的比右边的小
10、 题4-2-10、( )放大器的电源抑制比最好。A.电阻负载的共源极放大器 B. 电流源负载的共源极放大器D. 共源共栅极负载的共源共栅极放大器 C.共栅极放大器答案:C
答案: 共源共栅极负载的共源共栅极放大器
第四部分 模拟集成电路设计基础 第四单元第三次测验
1、 题4-3-1、差分放大器中,共模输入电平的变化不会引起差动输出的改变的因素是()。
答案: 输入对管工作在饱和区
2、 题4-3-2、下列不是基本差分对电路中尾电流的作用的是()。
答案: 提高放大器的增益
3、 题4-3-3、有源电流镜负载差分放大器中,()时其小信号增益最大。
答案: 输入差分信号几乎相同
4、 题4-3-4、下面电路的差模小信号增益为()。
答案:
5、 题4-3-5、基本差分对电路中对共模增益影响最显著的因素是()。
答案: 输入MOS不匹配
6、 题4-3-6、模拟电路中,精度最高的电阻是()。
答案: 比例电阻
7、 题4-3-7、图中电路不能正常工作的最重要原因是()。
答案: 输入信号的共模电平影响电路性能
8、 题4-3-8、下列电路的输出直流电平不能确定的是()。
答案: 电流源负载共源极放大器
9、 题4-3-9、理想电流源负载的差分放大器,当差分对和负载均有理想的匹配时,则共模抑制比为()。
答案: 某一个确定值
10、 题4-3-10、在差分放大器中,我们最关心的是()的增益。
答案: 差模输入到差模输出
第四部分 模拟集成电路设计基础 第四单元第四次测验
1、 题4-4-1、下图中,其中电压放大器的增益为-A,假定该放大器为理想放大器。请计算该电路的等效输入电阻为()。
答案:
2、 题4-4-2、下图中,其中电压放大器的增益为-A,假定该放大器为理想放大器。请计算该电路的等效输出电阻为()。
答案:
3、 题4-4-3、下列结构中不可以采用密勒效应进行分析的电路是()。
答案:
4、 题4-4-4、下图电路中与X结点相关联的极点频率为()。
答案:
5、 题4-4-5、下列结构中密勒效应最显著的是()。
答案: 共源级放大器
6、 题4-4-6、密勒效应是()。
答案: 可以被我们利用来解决电路设计中的问题
7、 题4-4-7、伯特图的频率坐标采用()刻度。
答案: 对数
8、 题4-4-8、假定A1为理想运放,下图的传递函数是()。
答案:
9、 题4-4-9、电阻负载的共源极放大器的主极点在( )。
答案: 既可能是输入节点,也可能是输出节点;
取决于电路的具体情况
10、 题4-4-10、为达到较好的稳定状态和响应速度,反馈系统的相位裕度一般取()度。
答案: 60
第四部分 模拟集成电路设计基础 第四单元第五次测验
1、 题4-5-1、 镜像电流源一般要求相同的( )。
答案: 器件长度L
2、 题4-5-2、 某一恒流源电流镜如图所示。忽略M3的体效应。要使和严格相等,应取为()。
答案:
3、 题4-5-3、 下图电流镜的输出电压最小值为( )。
答案:
4、 题4-5-4、 共源共栅电流镜是为了( )。
答案: 抑制沟长调制效应
5、 题4-5-5、 下图电流镜的输出电压最小值为( )。
答案:
6、 题4-5-6、 下图中电路的小信号增益是( )。
答案:
7、 题4-5-7、 共源共栅电流源具有高的( )。
答案: 输出小信号电阻
8、 题4-5-8、 下图电路中,存在( )组电流镜。
答案: 3
9、 题4-5-9、 下图电路中,M3管的电路组态是( )。
答案: 共栅管
10、 题4-5-10、 下图是改进型Wilson MOS电流镜,满足的条件是( )。
答案:
第五部分 数字集成电路设计基础 第五单元第一次测验
1、 5-1-1、如下不是数字信号的主要特点的是: 。
答案: 抗干扰能力差
2、 5-1-2、数字集成电路自上而下的设计流程中,如下最底层的设计是: 。
答案: 晶体管级
3、 5-1-3、数字集成电路设计中,不属于高端工艺对高性能设计的挑战的是: 。
答案: 系统级建模技术
4、 5-1-4、下图所示的晶体管级电路是: 。
答案: 反相器
5、 5-1-5、按功能划分,通常一个数字信号处理系统都不包括: 。
答案: 传感器
6、 5-1-6、集成电路成本中,如下不属于固定成本的是: 。
答案: 封装成本
7、 5-1-7、集成电路成本中,如下不属于可变成本的是: 。
答案: 研发成本
8、 5-1-8、如下不是控制集成电路成本直接措施的是: 。
答案: 增加片内测试PAD
9、 5-1-9、如下不是数字设计的质量评价的指标是: 。
答案: 管脚数量
10、 5-1-10、不是CMOS反相器的基本特性的是: 。
答案: 是有比电路
第五部分 数字集成电路设计基础 第五单元第二次测验
1、 题5-2-1:如下反相器电路中,当0≤Vin≤VTN,则: 。
答案: PMOS管工作在线性区
2、 题5-2-2:如下反相器电路中,当Vout+VTP≤Vin≤Vout+VTN,则: 。
答案: NMOS饱和, PMOS饱和
3、 题5-2-3:数字逻辑门的高电平噪声容限的表达式是 。
答案: VOH-VIH
4、 题5-2-4:如下不是CMOS反相器的负载电容的是 。
答案: MOS管的结电容
5、 题5-2-5:反相器的传播延时为 。
答案: 0.5(tpLH+tpHL)
6、 题5-2-6:如果将反相器的转换阈值Vit做为允许的输入高电平和低电平极限,则如下关于反相器的噪声容限的表述错误的是 。
答案: VNLM与VNHM中较小的决定最大直流噪声容限
7、 题5-2-7:如下不是CMOS数字电路中功耗来源的是: 。
答案: 热电子运动
8、 题5-2-8:按照功耗性质不同分类来看,开关功耗属于 。
答案: 动态功耗
9、 题5-2-9:如下不属于CMOS数字电路低功耗设计技术方案的是 。
答案: 提高工作电压
10、 题5-2-10:如下不是减少CMOS数字电路漏电流功耗的途径的是 。
答案: 提高电源电压VDD
第五部分 数字集成电路设计基础 第五单元第三次测验
1、 题5-3-1:以下不是组合逻辑电路的特点的是 。
答案: 输出状态可以记忆
2、 题5-3-2:以下不是静态组合逻辑电路的是 。
答案: 多米诺逻辑
3、 题5-3-3:CMOS静态互补组合逻辑门的正确的布尔表达式是 。
答案: A与B相或非
4、 题5-3-4:如下关于CMOS静态互补组合逻辑门的特性描述错误的是 。
答案: VDD与GND之间有直流通路
5、 题5-3-5:对于大扇入静态CMOS组合逻辑门,如下不是其优化设计技术的是 。
答案: 逐级减小晶体管尺寸
6、 题5-3-6:如下关于逻辑努力的描述不正确的是 。
答案: 逻辑努力与门的复杂度无关
7、 题5-3-7:如下关于本征延时的描述不正确的是 。
答案: 本征延时与门的类型有关
8、 题5-3-8:以下关于逻辑努力方法的优点描述不正确的是 。
答案: 考虑了速度饱和、衬偏效应等
9、 题5-3-9:以下关于逻辑努力方法的不足之处描述错误的是 。
答案: 简单逻辑优化问题难于转换为一组解析表达式
10、 题5-3-10:CMOS逻辑门的功耗与如下选线中无关的是 。
答案: 门的逻辑类型(如或非门、与非门等)
11、 题5-3-11:如下措施中不能降低CMOS逻辑门的开关活动性的是 。
答案: 增大器件尺寸
12、 题5-3-12:如下不是静态互补CMOS逻辑门的优点的是 。
答案: 有静态功耗
第五部分 数字集成电路设计基础 第五单元第四次测验
1、 题5-4-1:如下不是有比逻辑中伪NMOS逻辑的特点的是 。
答案: 输出低电平为GND
2、 题5-4-2:如下折中设计有比逻辑中伪NMOS逻辑门的方法中,错误的是 。
答案: 减少静态功耗,负载PMOS管要大
3、 题5-4-3:如下不是有比伪NMOS逻辑改进目标的是 。
答案: 降低输出摆幅,提高VOL
4、 题5-4-4:如下不是差分串联电压开关逻辑(DCVSL)的特点的是 。
答案: 无动态功耗
5、 题5-4-5:如下关于传输门/传输管的描述错误的是 。
答案: PMOS传输管传输低电平性能好,传输高电平有阈值损失;
6、 题5-4-6:如下不是互补传输晶体管逻辑的特点的是 。
答案: 实现加法器或异或门需要较多晶体管;
7、 题5-4-7:如下图所示的互补传输管逻辑功能是 。
答案: A与B相异或;
8、 题5-4-8:如下不是CMOS动态逻辑的特点的是 。
答案: CMOS静态逻辑电路工作速度慢;
9、 题5-4-9:如下CMOS动态逻辑门的特点描述,错误的是 。
答案: 较低的开关活动性;
10、 题5-4-10:如下不是动态CMOS多米诺逻辑的特点的是 。
答案: 可以实现互补输出逻辑;
第五部分 数字集成电路设计基础 第五单元第五次测验
1、 题5-5-1:如下不是CMOS动态逻辑门信号完整性问题的产生原因是 。
答案: 电感耦合;
2、 题5-5-2:如下不是CMOS动态逻辑的特点的是 。
答案: CMOS静态逻辑电路工作速度慢;
3、 题5-5-3:如下关于时序电路的描述错误的是 。
答案: 同步时序电路的优点是时钟偏移带来时序优势;
4、 题5-5-4:如下关于异步时序电路的描述错误的是 。
答案: 异步时序电路一个时刻允许多个输入发生变化;
5、 题5-5-5:如下关于动态寄存器的描述不正确的是 。
答案: 不易受噪声电源干扰;
6、 题5-5-6:如下不是时序电路时序参数的是 。
答案: 静态功耗;
7、 题5-5-7:如下关于时钟同步CMOS电路(C2MOS)工作过程描述错误的是 。
答案: 工作方式两段式:求值-保持;
8、 题5-5-8:如下关于时钟同步CMOS电路(C2MOS)的特点描述错误的是 。
答案: 没有存在电荷共享问题;
9、 题5-5-9:对下图所示电路描述正确的是 。
答案: 可以实现时钟同步CMOS电路功能;
10、 题5-5-10:如下关于动态锁存器的描述错误的是 。
答案: 比静态锁存器复杂;
第五部分 数字集成电路设计基础 第五单元第六次测验
1、 题5-6-1:如下关于真单相时钟电路(TSPC)的描述错误的是 。
答案: TSPC逻辑电路只含有NMOS块;
2、 题5-6-2:如下关于无动态竞争电路(NORA)的描述错误的是 。
答案: 无动态竞争电路(NORA)受时钟偏移的影响;
3、 题5-6-3:如下不是施密特触发器的功能的是 。
答案: 分频;
4、 题5-6-4:如下关于施密特触发器的描述错误的是 。
答案: 开关阈值可变但只有一个逻辑阈值电平;
5、 题5-6-5:如下关于单稳态电路的描述错误的是 。
答案: 单稳态电路只有一个稳定状态,并且状态经常变化;
6、 题5-6-6:如下关于无稳态电路的描述错误的是 。
答案: 无稳态电路是指具有一个稳定状态,只是其稳定状态不确定而已;
7、 题5-6-7:如下关于现代集成电路互连技术的发展趋势描述错误的是 。
答案: 互连层之间的介质介电常数越来越大;
8、 题5-6-8:现代集成电路指标不受互连导线影响的是 。
答案: 逻辑转换阈值;
9、 题5-6-9:如下关于互连导线的描述错误的是 。
答案: 互连层间介质厚度减薄,层间电场耦合变弱,串扰变小;
10、 题5-6-10:如下关于互连寄生参数对集成电路特性的影响描述错误的是 。
答案: 互连延迟没有影响;
第五部分 数字集成电路设计基础 第五单元第七次测验
1、 题5-7-1:如下几种互连材料中,电阻率最大的是 。
答案: 减少互连层数,减小平均联系长度;
2、 题5-7-2:如下集成电路制造工艺方法中,不能减小互连寄生电阻的是 。
答案: 铝;
3、 题5-7-3:如下与互连寄生电容无关的是 。
答案: 互连线的材料类型;
4、 题5-7-4:不会导致互连线之间的寄生电容增大的是 。
答案: 连线介质采用低介电常数材料;
5、 题5-7-5:Elmore延时公式计算互连延时,不是RC树的约束条件的是 。
答案: 可以允许有闭合的电阻回路;
6、 题5-7-6:N级等分RC链的延迟计算中,且N趋近于无穷大时,集总模型所得延时是分布模型Elmore预测延时 。
答案: 2倍;
7、 题5-7-7:如下不是需考虑导线的rc延时的基本条件的是 。
答案: 导线输入信号的上升(下降)时间>导线的上升(下降)时间RC;
8、 题5-7-8:如下不是互连延迟优化的措施是 。
答案: 采用高介电常数的互连介质;
9、 题5-7-9:如下不是缩短互连延时的措施是 。
答案: 提高工作电压VDD
10、 题5-7-10:如下关于降低电压摆幅的延迟优化描述中,不正确的是 。
答案: 双电源单端静态降摆幅电路中低摆幅时速度不变;
点关注,不迷路,微信扫一扫下方二维码
关注我们的公众号:阿布查查 随时查看答案,网课轻松过
为了方便下次阅读,建议在浏览器添加书签收藏本网页
电脑浏览器添加/查看书签方法
1.按键盘的ctrl键+D键,收藏本页面
2.下次如何查看收藏的网页?
点击浏览器右上角-【工具】或者【收藏夹】查看收藏的网页
手机浏览器添加/查看书签方法
一、百度APP添加/查看书签方法
1.点击底部五角星收藏本网页
2.下次如何查看收藏的网页?
点击右上角【┇】-再点击【收藏中心】查看
二、其他手机浏览器添加/查看书签方法
1.点击【设置】-【添加书签】收藏本网页
2.下次如何查看收藏的网页?
点击【设置】-【书签/历史】查看收藏的网页